頂點光電子商城2025年3月20日消息:近日,國產(chǎn)EDA(電子設計自動化)領域傳來振奮消息——國內(nèi)領先企業(yè)英諾達正式推出自主研發(fā)的RTL級功耗優(yōu)化工具,標志著我國在芯片設計核心環(huán)節(jié)的技術攻堅取得重要突破。該工具通過算法創(chuàng)新與架構優(yōu)化,可顯著降低芯片設計階段的功耗,為國產(chǎn)半導體產(chǎn)業(yè)注入新動能。
傳統(tǒng)芯片設計中,功耗優(yōu)化多依賴后端物理實現(xiàn)階段,但此時設計已基本定型,優(yōu)化空間有限。英諾達工具將優(yōu)化節(jié)點前移至寄存器傳輸級(RTL),通過智能分析代碼中的冗余操作、無效翻轉和時鐘網(wǎng)絡,在架構層面提供優(yōu)化建議。據(jù)官方數(shù)據(jù)顯示,該工具可使芯片動態(tài)功耗降低15%-30%,同時保持性能基本不變。
其技術亮點包括:動態(tài)電壓頻率調(diào)節(jié)(DVFS)智能建模:根據(jù)模塊負載實時調(diào)整供電策略;多閾值電壓庫協(xié)同優(yōu)化:平衡性能與漏電功耗;跨時鐘域路徑自動修復:減少時鐘樹功耗開銷。
全球EDA市場長期被海外巨頭壟斷,國產(chǎn)工具鏈的缺失曾嚴重制約芯片自主創(chuàng)新。英諾達此次突破不僅填補技術空白,更在用戶友好性上下足功夫:工具界面支持全中文操作,提供本土化的技術支持與定制化服務,顯著降低國內(nèi)設計企業(yè)的學習成本與準入門檻。
在算力需求激增的今天,芯片功耗已成為制約性能釋放的關鍵瓶頸。英諾達工具的應用場景廣泛覆蓋高性能計算、AI加速器和低功耗物聯(lián)網(wǎng)芯片等領域。例如,某AI芯片設計團隊使用該工具后,在保持推理精度不變的前提下,成功將芯片功耗從85W降至68W,散熱成本同步降低20%。
隨著芯片制程逼近物理極限,設計環(huán)節(jié)的功耗優(yōu)化將成為未來競爭的核心戰(zhàn)場。英諾達工具的推出,不僅證明國產(chǎn)EDA技術已具備與國際巨頭“同臺競技”的實力,更為我國半導體產(chǎn)業(yè)從“追趕者”向“領跑者”轉變提供了關鍵支撐。